HTG2.club
Home Theater Guide webboard => มุม Thai DIY Audio => ข้อความที่เริ่มโดย: MrHelix ที่ 06 เมษายน, 2009, 06:08:32 pm
-
1. ในสามตัวนี้ ตัวไหนดีที่สุด และคุ้มค่าแก่้การลงทุนครับ
2. แล้ว TDA1545 สามารถใส่แทน TDA1543 เลยได้หรือไม่ครับ
3. ถ้ามีรีวิวแนวเสียงก็จะเป็นการดีมากเลยครับ
ขอบคุณล่วงหน้าครับ :whistling
-
มาดันครับอยากรู้ด้วยจน
-
TDA1541 จัดภาคจ่ายไฟดีๆ นิ่งๆ ใช้ C OSCON 10uF ไบแคป C 0.1uF C ฟิลเตอร์ของ TDA1541 ที่ขา 24 , 7 ถ้าได้ TDA1541 2 ตัว ชัดเจน อลังการ ถ้าได้ 4 ตัว ผมว่าต้องซู๊ดยอดแน่ๆ(4 ไม่เคยลอง เคยลองแค่ 2 ตัว) O0 O0 O0
-
อิอิ รอฟังเบอร์อื่นมั่งครับ :showoff
-
1. ในสามตัวนี้ ตัวไหนดีที่สุด และคุ้มค่าแก่้การลงทุนครับ
2. แล้ว TDA1545 สามารถใส่แทน TDA1543 เลยได้หรือไม่ครับ
ขอบคุณล่วงหน้าครับ :whistling
1. โดย Spec จากดีไปแย่คือ 1541 - 1545 - 1543 ครับ
2. ไม่ได้ครับ
-
1. ในสามตัวนี้ ตัวไหนดีที่สุด และคุ้มค่าแก่้การลงทุนครับ
2. แล้ว TDA1545 สามารถใส่แทน TDA1543 เลยได้หรือไม่ครับ
ขอบคุณล่วงหน้าครับ :whistling
1. โดย Spec จากดีไปแย่คือ 1541 - 1545 - 1543 ครับ
2. ไม่ได้ครับ
เรียนถามต่อครับ พอดีผมไปได้ TDA1545 มาแล้วครับ ทีนี้สงสัยเรื่อง Input ของมันครับ
Interface ยังเป็น I2S เหมือนกับ 1541/1543 ใช่มั้ยครับผม
ขอบคุณครับ d_d
-
TDA1541 จัดภาคจ่ายไฟดีๆ นิ่งๆ ใช้ C OSCON 10uF ไบแคป C 0.1uF C ฟิลเตอร์ของ TDA1541 ที่ขา 24 , 7 ถ้าได้ TDA1541 2 ตัว ชัดเจน อลังการ ถ้าได้ 4 ตัว ผมว่าต้องซู๊ดยอดแน่ๆ(4 ไม่เคยลอง เคยลองแค่ 2 ตัว) O0 O0 O0
ไม่ทราบว่า bi-cap ด้วยอะไรดีครับ
-
เรียนถามต่อครับ พอดีผมไปได้ TDA1545 มาแล้วครับ ทีนี้สงสัยเรื่อง Input ของมันครับ
Interface ยังเป็น I2S เหมือนกับ 1541/1543 ใช่มั้ยครับผม
ขอบคุณครับ d_d
TDA1545 ไม่ได้รับ I2S ครับ ดูจาก Datasheet น่าจะเรียกว่า MSB First Right Justify ครับ อย่างไรก็ตามชื่อเรียกอาจจะทำให้เข้าใจผิดได้ ลองเทียบรูป Timing Diagram ของ TDA1545 กับ Digital Receiver ดูจะปลอดภัยที่สุดครับ หรือถ้าใช้ 8412/14 ก็ต่อ DIP Switch ที่ขา M0-M2 แล้วปรับเอาเลยก็ได้จนกว่าจะเจออันที่เสียงไม่ซ่าน่ะครับ :)
-
ผมลองต่อดูกับcs8416เซ็ทformatเท่าไหร่ก็ไม่ดัง ว่าตลอดทั้งLeft Justify,I2S,Right Jutifyหรือแม้กระทั่งDirectก็ซ่าครับ ยังงงๆมึนๆอยู่เลยครับ
-
มานั่งเก็บความรู้ รอสะสมให้มากๆก่อน แล้วค่อยลงมือ :victory :victory :victory
-
ผมลองต่อดูกับcs8416เซ็ทformatเท่าไหร่ก็ไม่ดัง ว่าตลอดทั้งLeft Justify,I2S,Right Jutifyหรือแม้กระทั่งDirectก็ซ่าครับ ยังงงๆมึนๆอยู่เลยครับ
ตัวไหนครับ TDA1545 เหรอครับ :D
-
ผมลองต่อดูกับcs8416เซ็ทformatเท่าไหร่ก็ไม่ดัง ว่าตลอดทั้งLeft Justify,I2S,Right Jutifyหรือแม้กระทั่งDirectก็ซ่าครับ ยังงงๆมึนๆอยู่เลยครับ
Right Justify น่าจะถูกต้องแล้วสำหรับ TDA1545A ครับ ลอง Check Connection ระหว่าง CS8416 กับ TDA1545A ดูอีกทีนะครับ
-
ผมลองเซ็ทหมดทุกโหมดแล้วครับปรากฏว่าซ่าตลอด ลองอ่านdata sheetเห็นเขียนบอกว่าThe TDA1545A accepts input serial data formats of 16-bit
word length. Left and right data words are time
multiplexed.ส่วน1543เป็นแบบนี้ครับThe TDA1543 accepts input serial data formats in two's complement with any bit length. Left and right data words are
time multiplexed.และลองอ่านของcs8416 Output formatจะเป็น24bitทั้งหมดครับ เลยงงๆๆๆๆๆๆ :cry2 :cry2 :cry2
-
เห็นเค้าทำแบบนี้ด้วยอ่ะครับ ก่อนส่งให้ TDA1545A :black_eye
(http://bbs.hifidiy.net/attachments/month_0810/20081008_423979299a70ccb8425dTUeWpIm9KkFI.jpg)
-
ผมลองเซ็ทหมดทุกโหมดแล้วครับปรากฏว่าซ่าตลอด ลองอ่านdata sheetเห็นเขียนบอกว่าThe TDA1545A accepts input serial data formats of 16-bit
word length. Left and right data words are time
multiplexed.ส่วน1543เป็นแบบนี้ครับThe TDA1543 accepts input serial data formats in two's complement with any bit length. Left and right data words are
time multiplexed.และลองอ่านของcs8416 Output formatจะเป็น24bitทั้งหมดครับ เลยงงๆๆๆๆๆๆ :cry2 :cry2 :cry2
สำหรับ CS8412 Set Format 5 จะใช้กับ TDA1545A ได้เลย ผมลอง Check Datasheet 8416 ดูแล้ว ใน Diagram มัน Fix ตำแหน่งของ LSB ไว้ ผมคิดว่าน่าจะตรงกับ Input ของ TDA1545A แต่ถ้าคุณ ekkasit ทดลองแล้วใช้ไม่ได้ และ Set CS8416 ไว้ถูกต้องแล้ว ผมคิดว่าเป็นไปได้ที่ CS8416 มันจะ Fix 24bit word lenght ไว้ด้วย ถ้าผมเดาถูก คุณ ekkasit ลองใช้ Shift Register 8 bit (74HC164) มาเลื่อน SDATA ไป 8BCK ดูครับ
ส่วน TDA1543 มันรับ I2S ซึ่ง Fix ตำแหน่ง MSB เอาไว้ น่าจะต่อกับ CS8416 ที่ Set I2S ได้เลย ไม่มีปัญหาครับ :)
-
วงจรใช่ตามที่คุณMrHelixแนะนำใช่หรือเปล่าครับ ถ้าไม่ใช่อยากจะได้วงจรน่ะครับพอดีได้ยินว่าTDA1545เสียงดีกว่า1543เลยอยากลองครับ
-
วงจรใช่ตามที่คุณMrHelixแนะนำใช่หรือเปล่าครับ ถ้าไม่ใช่อยากจะได้วงจรน่ะครับพอดีได้ยินว่าTDA1545เสียงดีกว่า1543เลยอยากลองครับ
ไม่ใช่ครับ ที่คุณ MrHelix นำมาลงเป็นการทำให้ LRCK กับ SDATA Synchronous กับ BCK ครับ ผมไม่มี Tool วาดรูปวงจร ผมอธิบายวิธีการต่อแล้วถ้าคุณ ekkasit ไม่แน่ใจ ก็เขียนรูปมาให้ผมช่วยดูอีกทีนะครับ
ขอออกตัวก่อนว่าวงจรนี้ใช้แก้ปัญหาที่ผม เดา เอานะครับ เพราะไม่เคยต่อ CS8416 กับ TDA1545 เหมือนกัน ถ้าผมเดาสาเหตุผิดวงจรนี้ก็ไม่แก้ปัญหาให้คุณ ekkasit ครับ คงต้องมาเดากันใหม่ ;D ;D ;D IC ที่ใช้คือ 74HC164 เป็น 8 bit Shift Register ครับ ยึดตาม Datasheet ของ NXP นะครับ (http://www.nxp.com/acrobat_download/datasheets/74HC_HCT164_3.pdf) เอา SDATA เข้า SDA+SDB เอา BCK เข้า CP และเอาขา MR ต่อกับ Vcc แล้วเอา Output จาก Q7 ไปใช้ครับ แรงดันไฟเลี้ยง Vcc 5V ครับ การทำแบบนี้จะทำให้ SDATA ถูก Delay ไปเท่ากับเวลา BCK 8 ลูกครับ ข้อมูล 16 Bit ก็จะ Fix กับช่องข้อมูล 24 Bit ครับ ถ้าอธิบายให้เห็นภาพลองนึกขึ้นรถไฟรางคู่ วิ่งไปพร้อมกัน 2 ขบวนพร้อมกันและวิ่งเร็วเท่ากัน ขบวน1 ยาว 16 ตู้ ขบวน2 ยาว 24 ตู้ สิ่งที่ต้องการคือให้ตู้สุดท้าย (LSB) ถึงสถานีพร้อมกัน แต่ตอนนี้ตู้แรกอยู่เท่ากัน ที่เราต้องทำก็คือทำให้ขบวน 16 ตู้วิ่งช้าลงไปเท่ากับช่วงความยาว 8 ตู้ครับ ;)
-
ลืมไปอีกเรื่องครับ ถ้าใช้วงจรข้างต้น ควรจะ Invert BCK ก่อนเข้า TDA1545A ด้วยครับ แต่เอาไว้ทำเมื่อว่าพิสูจน์วงจรที่แนะนำแก้ปัญหาได้แล้วก็ได้ครับ ลำพัง 74HC164 ก็น่าจะทำให้มีเสียงเพลงปกติแล้วครับ ถ้าเอาเดาถูก ;D ;D
-
ขอบคุณ คุณอาร์ตมากครับเดี๋ยวต้องลองดู ที่ทำไปรู้สึกว่าปริ๊นจะร่อนแล้วเพราะบัดกรีเข้าออกบ่อยต้องขอปริ๊นคุณtaonoiเพิ่มแล้วละครับ ;D ;D ;D
-
รบกวนMr.Tubeช่วยตรวจวงจรครับ
-
รบกวนMr.Tubeช่วยตรวจวงจรครับ
ถูกแล้วครับ O0 ลองต่อดูเลยครับ อย่างลืมเอา 5V ไปป้อนไฟเลี้ยง IC ด้วยนะครับ :)
-
พวกเบอร์เก่าๆอยากอยากลองเล่น TDA15XX PCM61 AD1685 ขอซักอย่างละคู่ซิพี่อาร์ท ซื้อต่อก็ได้ อิอิ
-
พวกเบอร์เก่าๆอยากอยากลองเล่น TDA15XX PCM61 AD1685 ขอซักอย่างละคู่ซิพี่อาร์ท ซื้อต่อก็ได้ อิอิ
ถ้า 1545 ซื้อได้ตัวละ 45 บาท ที่ร้าน ไพศาล บ้านหม้อครับ
-
เอาจากพี่แก ขลังกว่า ผ่านการปลุกเสกมาแล้ว
-
เอาจากพี่แก ขลังกว่า ผ่านการปลุกเสกมาแล้ว
ปลุกเสกอะไรล่ะ บัดกรีแล้วไม่ว่า ;D ได้เดี๋ยวจัดให้ ขอไปค้น Stock ดูก่อนนะ ต้นเดือนกรกฎาว่าจะแวะไปกินข้าวด้วยซักมื้อ ไว้ค่อยนัดกัน ;)
-
จะมาเชียงใหม่เหรอพี่ มาเลยพี่จะพาไปเที่ยวสถานที่ที่ไม่เหมาะสม
-
อ่ะ เอาตัวซิงๆซิพี่ ถ้าไม่มีจริงๆเอาตัวที่ถูกขืนใจแล้วก็ได้ ไหนๆมาแล้วขน DAC ขึ้นมาซัก 2-3 แบบก็ดีครับ ผมอยากฟัง
จะถามว่าไอ้ DAC รุ่นเก่าๆเห็นมันมีแค่ bit clock, word clock (LR), แล้วก็ data มันเอา clock ตัวไหนใช้เป็น timming ทำ D/A ผมจะได้เตรียมการจัดการกับ jitter ของขาสัญญาณตัวนั้นตัวเดียว ไว้เดี๋ยวค่อยหามุกจัดการ
ถ้าเป็น DAC รุ่นใหม่พวก sigma delta นี่เข้าใจชัดๆว่าขา master clock
-
คุณ RFlover อยู่ทางเหนือหรือครับ
มิสเตอร์ทิวบ์ มาช่วงไหนหรือครับ
-
จะมาเชียงใหม่เหรอพี่ มาเลยพี่จะพาไปเที่ยวสถานที่ที่ไม่เหมาะสม
0)] 0)] 0)]..... ;D
มิสเตอร์ทิวบ์ มาช่วงไหนหรือครับ
3-8 กรกฎาคม ผมจะวนๆ อยู่ละแวกนั้นครับ :)
-
จะถามว่าไอ้ DAC รุ่นเก่าๆเห็นมันมีแค่ bit clock, word clock (LR), แล้วก็ data มันเอา clock ตัวไหนใช้เป็น timming ทำ D/A ผมจะได้เตรียมการจัดการกับ jitter ของขาสัญญาณตัวนั้นตัวเดียว ไว้เดี๋ยวค่อยหามุกจัดการ
ถ้าเป็น DAC รุ่นใหม่พวก sigma delta นี่เข้าใจชัดๆว่าขา master clock
DAC รุ่นเก่าๆ พวก Multi-bit มันจะมีแค่ 3 ขานี่แหล่ะครับ เท่าที่ทดลองมา ตัวที่ Jitter มีผลต่อการรับฟังมากที่สุดคือ Word Clock ครับ แต่มันบอกไม่ได้ชัดเจนว่าน้อยแล้วดีกว่าเสมอไปน่ะครับ รองลงมาก็เป็น Bit Clock ครับ พยายามออกแบบให้จังหวะ Rising/Falling edge ตรงกับ Format Input ของ DAC นะ อันนี้เล่าให้ฟังว่า เมื่อก่อนไม่ได้สนใจเพราะไม่เข้าใจ ก็เลยออกแบบผิด คือปกติ DAC พวกนี้มันจะเก็บค่า SDATA ตามจังหวะ Rising edge เพราะฉะนั้นในจังหวะ Rising ค่า SDATA จะต้องคงที่คือไม่อยู่ในช่วง Transition น่ะครับ แต่ผมดันไปออกแบบให้ BCK มัน Rising ในจังหวะที่ SDATA เปลี่ยน Logic K] K] ก็ฟังได้นะ แต่รายละเอียดมันแปลกๆ ไปเลย ก็ดันไปเข้าใจว่า Chip มันไม่ดี ที่แท้ก็ผิดที่คน ;D
พวกเบอร์เก่าๆอยากอยากลองเล่น TDA15XX PCM61 AD1685 ขอซักอย่างละคู่ซิพี่อาร์ท ซื้อต่อก็ได้ อิอิ
ที่มีพอแบ่งให้ ก็มี TDA1543, AD1851/56, PCM53P-V ที่เหลือยังค้นไม่เจออ่ะ ลองเปิด Datasheet ดูก่อนละกันว่าสนใจตัวไหน ;)
-
อ่อพี่ มิน่าละ
นี่ถ้า DAC รุ่นเก่า jitter มีผลทั้ง word กับ bit clock โอย เดือดร้อนอีกแล้ว เปลืองวงจรต้องมานั่ง syn แล้วก็มา delay มันอีก เหอเหอ รุ่นเก่าใช้ยากแฮะ
แล้ว DAC รุ่นใหม่อะ พี่ word กับ bit clock มีผล บ่ ที่ผมเข้าใจ master clock อย่างเดียว ช่วย confirm ด้วยพี่
----------------------------
เดินวนเวียนอยู่ไกล้ๆ คุณ คุ้ม ที่นิคมแหละครับ ว่างๆจะเดินเข้าไปโอบกอดข้างหลังแล้วจิ้มเอวทัก :D ขนลุกมั๊ยครับ :cold
-
เดินวนเวียนอยู่ไกล้ๆ คุณ คุ้ม ที่นิคมแหละครับ ว่างๆจะเดินเข้าไปโอบกอดข้างหลังแล้วจิ้มเอวทัก :D ขนลุกมั๊ยครับ :cold
[/quote]
อ้าว มาทำ(งาน)อะไรอยู่แถวๆนี้หรือ
ถ้าสิ่งที่สนใจลองฟังเป็นเรื่องแด็คฯชิบเก่าๆ หลายๆประเภท หลายๆเบอร์ (แต่อยู่ในร่างของเครื่องคอมเมอร์เชี่ยล)
น่าจะลองฟังได้ที่บ้านผมครับ (มีไว้สำหรับลองเทียบเสียงอยู่ฝูงเล็กๆ ทั้งเครื่องบ้าน เครื่องรถ ที่ผมมีไว้เพื่อการเรียนรู้+เบ้นซ์มาร์ค ครับ)
ที่ไม่มี(เพราะยังไม่ได้ทำ) ก็พวก AKM Delta sigma รุ่นใหม่, แด็คฯขนาน , แด็คฯดีไอ ครับ
-
น่าสนแฮะ
อยากลองทำ audio DAC รุ่นเก่าๆดูนะครับ เห็นเขาว่าเสียงดีหนักหนา เลยอยากลองดูว่ามันต่างกับ DAC รุ่นใหม่ๆยังไง ทำมันพร้อมๆกันไปเลย อยากจะฟังต่อผ่านหูฟังดูจะได้ยินกันชัดๆ
เท่าที่ผมดูหลายเวปที่ทำในหลายๆที่ เห็นเขาส่วนมากจะโอนเอียงไปทาง DAC รุ่นเก่าจำพวกไม่มี digital filter และเป็น non-oversampling ว่าเสียงดีกว่า และมี review ที่ประหลาด
ซึ่งจริงๆผมว่าถ้าจะให้เทียบกันจริงๆเทียบยาก มันมีปัจจัยอย่างอื่นซึ่งเข้ามาเกี่ยวข้องเช่น clock คนละตัว วงจรที่ใช้ร่วมกับ DAC ก็ไม่เหมือนกัน layout ที่ประหลาดซึ่งมัน break ส่วนของ design rule หลายอย่าง
ตัวอย่างที่เห็นได้ชัดคือ clock ที่มากับ data กว่ามันจะมาถึงตัว receiver คุณภาพลดลงเรื่อยๆตามระยะทาง ถ้าเทียบกับ CD commercial แล้วหาก DAC ใช้ตัวเดียวกัน เทียบระหว่าง 1.ใช้จากในเครื่องเล่น กับ 2.รับSPDIFมาใช้ข้างนอก คุณภาพต่างกันแหง๋ๆ
ไว้ลอง PM มาซิครับ
-
ตัวอย่างที่เห็นได้ชัดคือ clock ที่มากับ data กว่ามันจะมาถึงตัว receiver คุณภาพลดลงเรื่อยๆตามระยะทาง ถ้าเทียบกับ CD commercial แล้วหาก DAC ใช้ตัวเดียวกัน เทียบระหว่าง 1.ใช้จากในเครื่องเล่น กับ 2.รับSPDIFมาใช้ข้างนอก คุณภาพต่างกันแหง๋ๆ
ปัญหาหนึ่งของ SPDIF Receiver อย่าง CS8412/14/16 ที่เราๆ ใช้กันอยู่คือช่วงการทำงานของ PLL ที่กว้างมากครับ เพราะต้องรองรับ Sampling Rate ตั้งแต่ 32-96kHz ตัวที่ Spec ดีสุดอย่าง 8416 ยังมี Jitter ถึง 150pS ใน Lab ครับ เราใช้กันเองสูงกว่านี้เป็นเท่าตัวอยู่แล้ว ข้อนี้ผมเคยทดสอบจาก CD-PRO2 แล้วว่า I2S ตรงๆ ด้านเสียงนี่กินขาด SPDIF Receiver (CS8412/14) ทุกกรณีครับ อีกทางออกนึงก็คือทำ Second PLL ให้กับ SPDIF Receiver โดยใช้ Master Clock คุณภาพสูง (Jitter < 10pS) ครับ ตอนนี้กำลังทดลองอยู่ ไม่รู้จะลูกผีรึลูกคนเหมือนกัน ;D
คุณ RFlover อยู่ในวงการ Microwave มี IC VCXO (ความถี่ใช้งาน 11.2896MHz) ดีๆ แนะนำไม๊ครับ ตอนนี้ว่าจะใช้ CY22800 ไม่ก็ FS6128 น่ะครับ :)
-
ตัวอย่างที่เห็นได้ชัดคือ clock ที่มากับ data กว่ามันจะมาถึงตัว receiver คุณภาพลดลงเรื่อยๆตามระยะทาง ถ้าเทียบกับ CD commercial แล้วหาก DAC ใช้ตัวเดียวกัน เทียบระหว่าง 1.ใช้จากในเครื่องเล่น กับ 2.รับSPDIFมาใช้ข้างนอก คุณภาพต่างกันแหง๋ๆ
ปัญหาหนึ่งของ SPDIF Receiver อย่าง CS8412/14/16 ที่เราๆ ใช้กันอยู่คือช่วงการทำงานของ PLL ที่กว้างมากครับ เพราะต้องรองรับ Sampling Rate ตั้งแต่ 32-96kHz ตัวที่ Spec ดีสุดอย่าง 8416 ยังมี Jitter ถึง 150pS ใน Lab ครับ เราใช้กันเองสูงกว่านี้เป็นเท่าตัวอยู่แล้ว ข้อนี้ผมเคยทดสอบจาก CD-PRO2 แล้วว่า I2S ตรงๆ ด้านเสียงนี่กินขาด SPDIF Receiver (CS8412/14) ทุกกรณีครับ อีกทางออกนึงก็คือทำ Second PLL ให้กับ SPDIF Receiver โดยใช้ Master Clock คุณภาพสูง (Jitter < 10pS) ครับ ตอนนี้กำลังทดลองอยู่ ไม่รู้จะลูกผีรึลูกคนเหมือนกัน ;D
คุณ RFlover อยู่ในวงการ Microwave มี IC VCXO (ความถี่ใช้งาน 11.2896MHz) ดีๆ แนะนำไม๊ครับ ตอนนี้ว่าจะใช้ CY22800 ไม่ก็ FS6128 น่ะครับ :)
รออยู่นะครับ ตามที่โทรคุยกัน ;D ;D ;D ;D
-
ฮั่นแน่ มิสเตอร์ทิวบ์ มีอะไรดีๆให้ติดตามอีกแล้ว
คุณอาร์เอฟ ได้ลองอ่านกระทู้เรื่องนี้ ครบหรือยังครับ ยาวดีมาก หกสิบกว่าหน้าแล้ว ผมกวาดดูคร่าวๆแล้วน่าสนใจครับ (โดยเฉพาะการออกแบบคล็อก + ดีไอแด็คของอีตา ecdesign....แต่ยังไม่เห็นวงจรองค์รวมว่าวงจรเป็นอย่างไร) ส่วนวงจรไอวี เห็นมีน่าสนใจอยู่หลายแนวทาง
http://www.diyaudio.com/forums/showthread.php?s=&threadid=79452&perpage=50&pagenumber=54
-
รออยู่นะครับ ตามที่โทรคุยกัน ;D ;D ;D ;D
ถ้าผมว่างพอดีกับ meeting คราวหน้าของ อ. ก็จะยกตัวล่าสุดไปให้ลองฟังนะครับ จริงๆ แล้วมีทั้ง AD1865 กับ TDA1541A ที่ฟังได้แล้ว กับ DI ชุดใหม่ที่กำลังออกแบบครับ ไว้รอดูว่าช่วงนั้นมีอะไรเสร็จบ้างนะครับ อยากเลิก Digital แล้วกลับไปทำหลอดแล้วครับ ไม่ได้ทำแอมป์ใหม่มาเกือบ 4 ปีเข้าไปแล้ว K] K] K]
-
รออยู่นะครับ ตามที่โทรคุยกัน ;D ;D ;D ;D
ถ้าผมว่างพอดีกับ meeting คราวหน้าของ อ. ก็จะยกตัวล่าสุดไปให้ลองฟังนะครับ จริงๆ แล้วมีทั้ง AD1865 กับ TDA1541A ที่ฟังได้แล้ว กับ DI ชุดใหม่ที่กำลังออกแบบครับ ไว้รอดูว่าช่วงนั้นมีอะไรเสร็จบ้างนะครับ อยากเลิก Digital แล้วกลับไปทำหลอดแล้วครับ ไม่ได้ทำแอมป์ใหม่มาเกือบ 4 ปีเข้าไปแล้ว K] K] K]
ได้ครับ แฟน ๆ เรียกร้อง ถ้าเดือนหน้าว่าง ๆ ชวนกัน มาเที่ยวบ้านบนเนินอีกสักทีครับ มี DAC ใหม่ ๆ กับสายสัญญาณ ราคาไม่แพงมาลองกันด้วย
-
ฮั่นแน่ มิสเตอร์ทิวบ์ มีอะไรดีๆให้ติดตามอีกแล้ว
คุณอาร์เอฟ ได้ลองอ่านกระทู้เรื่องนี้ ครบหรือยังครับ ยาวดีมาก หกสิบกว่าหน้าแล้ว ผมกวาดดูคร่าวๆแล้วน่าสนใจครับ (โดยเฉพาะการออกแบบคล็อก + ดีไอแด็คของอีตา ecdesign....แต่ยังไม่เห็นวงจรองค์รวมว่าวงจรเป็นอย่างไร) ส่วนวงจรไอวี เห็นมีน่าสนใจอยู่หลายแนวทาง
http://www.diyaudio.com/forums/showthread.php?s=&threadid=79452&perpage=50&pagenumber=54
กระทู้นี้ต้องอ่านรายละเอียดแล้วเอาวงจรแต่ละส่วนมาต่อ Jigsaw กันเอาเองครับ ตาคนนี้มันนักทดลองครับ ไม่มีวันที่จะมีวงจรสมบูรณ์หรอกครับชาตินี้ ;D ;D
-
กระทู้ ultimate 1541 dac ล่อเข้าไป 120 หน้าแล้วมั๊ง บวกกับ shigaclone อีก 150 กว่าหน้า รวมกันเกือบ 300 หน้า อ่านกันตาลาย กว่าจะเอามาทำจับคู่กันเป็น dac และ transport diy ยอดฮิตแห่งยุคได้ :yucky
-
ไปเปิดดูมาแล้วครับคุณ คุ้ม มีตั้ง 59 หน้า ดูหน้าแรกหน้าสองสาม หน้ากลาง หน้าสุดท้ายรองสุดท้าย พยายามเลือก click ดูเฉพาะรูปวงจรกับชิ้นงานที่เขาทำ โพสกันเยอะจัดจนขี้เกียจอ่าน บอกได้คำเดียวครับ บ้า โดยเฉพาะ ecdesign คนตั้งกระทู้
เห็นบอกว่า reclock แล้วมันลด jitter ไม่เห็นมีเขาวัด jitter ก่อนกลับหลังทำให้ดูเลย แสดง phase noise ก็ยังดี และควรจะแสดง configulation ในการวัดให้ดูด้วยใช้เครื่องมืออะไรต่อยังไง เอาแค่วัด eye pattern ก่อนและหลังมาให้ดูก็ยังดี
ผมก็ไม่รู้เขาดู timming ที่ออกมาจริงๆบ้างรึเปล่า สำหรับพวกนัก reclock ทั้งหลาย โดยทั่วๆไป clock ที่ได้ออกมาก็ไม่ควรจะไปผ่านอะไรแล้ว ถ้าเอาไปผ่านวงจรที่ไม่ไช่วงจร jitter suppression ก็มีแต่จะเพิ่ม jitter
สำหรับพี่อาร์ท
ปํญหาคืองี้พี่ clock จาก SPDIF ที่เข้ารหัส bi phase มันเน่า คราวนี้เนี่ย input ที่เข้าไปวงจร PLL ของ SPDIF receiver มันก็คือ reference clock ซึ่งถ้ามันสกปรกจัด พี่ก็ต้องลด bandwidth ของ loop filter ลงน้อยสุดเท่าที่จะทำได้ลดมากไป ก็ unstable ถ้ากว้างจัด ก็รับ jitter กับ noise ไปเต็มๆ ความเฮงซวยของ CS8416 คือ ไม่รู้อะไรเลยเกี่ยวกับมัน PLL phase margin, VCO phase noise profile, และอื่นๆๆๆๆ ดังนั้นทำได้แค่ตามที่เขา recommend อย่างเดียว
IC ที่ให้มาก็ใช้ได้ครับ ผมไม่มี VCO ความถี่ต่ำๆอะครับ ผมมีก็แต่เป็น 800MHz 1700MHz แล้วก็ 2.4GHz อ้อต่ำสุดมี 11.25xxx หรือ 12.xxx อะไรนี่มั้ง ของเคียวเซร่า แงะฝาโลหะมาดูข้างในแล้วข้างในกระจอก มี crystal 1 ตัวกับวงจร transistor
IC ที่พี่ให้มา ผมแนะนำให้พี่ใช้ crytal resonator จะง่ายกว่านะครับ ใช้ VCXO แล้วเนี่ย ลำบากต้องมาจ่าย voltage นิ่งๆจ๊าบๆให้ port Vtune มันอีก หรือพี่จะใช้ PLL อีกซักชั้นละครับ เว้นแต่พี่อยากให้ปรับ clock ให้ใช้ได้กับความถี่ sampling นอกเหนือจาก 44.1kHz เช่นที่ 48kHz 96kHz 192kHz ด้วย ก็ใช้ reference ความถี่แบบปรับได้เหมือนที่พี่จะทำก็ได้ อันนี้ก็แล้วแต่ ไม่ก็ VCO ของ tent lab ก็ได้ ความน่าเชื่อถือผมไม่รู้แถมแพงเว่อ ซื้อเลยพี่ จะได้ยืม อิอิ แพงชิบเป๋ง
ว่าแต่ไอ้ CY22800 นี่มันมี function สำหรับ disable ตัว spread spectrum รึเปล่าพี่ อีกอย่างผมไม่แนะนำให้ใช้ cypress มันบอก low jitter พูดลอยๆไม่เห็นมีข้อมูลอะไรให้ดูเลย มันไม่วัดมาให้ดูผมฟันธงได้เลยว่ากระจอก อย่าได้คิดจะไปใช้ CY22800 เลยพี่ ราคาก็กะรันความกระจอกอยู่แล้วอยู่ที่ 1.9 เหรียญ
ส่วนไอ้ FS6128-07 ก็ยังโอเคกว่า
คราวนี้ถ้าจะเอาไปใช้กับ DAC รุ่นเก่าที่มีแค่ LR clock, bit clock, data clock หรือรุ่นใหม่ที่รับ master clock พี่จัดการ timming ให้ data ซินค์ กับ LR และ bit clock ยังไงอะครับ หวังว่าพี่จะไม่เอา clock ที่ได้ออกมาไปผ่าน IC ตระกูล 74 แล้วก็ flip flop ต่อนะครับ ก็มีอย่างเดียวอยากให้พี่ระวัง อย่างที่ผมบอกไปข้างบนสุด เกิดซวยขึ้นมาเปิดวงจรขึ้นมาแต่ละครั้งปุ๊ป ขอบขาของ clock ที่ไป trick ดันทะลึ่งไปจ่ออยู่ไกล้ๆ ขอบขาของสัญญาณข้อมูลทั้งหมด (อยู่แถวช่วง jitter region) ผมกะรันตีรับรองความซวยเลยพี่ถ้าหากเล่นจ่าย clock อิสระแบบนั้น อันนี้ผมเทียบดูวงจรเก่าจาก
IC พวกนี้ถ้าพี่จะใช้ ผมแนะนำให้พี่ใช้ที่ความถี่สูงสุดเลยเช่นที่ 44.1 ก็ซัด clock 33.8688MHz เข้าไปเลย
ของผมนี่ยาวเนื่องด้วยเพราะความขี้เกียจ+ไม่มีเวลา คาดว่า DAC นรกนี่ปลายปีเสร็จเพราะค่อยไม่มีเวลาเลย ถ้าเป็นวงจร D/A ทั่วไปคงไม่ประสาทเสียขนาดนี้ ผมก็ไม่เข้าใจมันอะไรกันนักกันหนากับไอ้ jitter เนี่ย กะว่าจะไส่วงจร gen noise แถมเข้าไปด้วย
-
พอดีพิมผิด แถมพิมไม่ครบ
ขอบขาของ clock ที่ไป trick ดันทะลึ่งไปจ่ออยู่ไกล้ๆ ขอบขาของสัญญาณข้อมูลทั้งหมด ในช่วงเปลี่ยนสถานะ (ก็อยู่แถวช่วง jitter region) ผมกะรันตีรับรองความซวยเลยพี่ถ้าหากเล่นจ่าย clock อิสระแบบนั้น อันนี้ผมเทียบดูวงจรเก่าจากคุณ ERA ที่ได้มาอะครับ
-
พี่ TUBE มี clock jitter 44pS RMS ที่ 33.8688 สำหรับ 44.1kHz jitter 21pS RMS ที่ 73.728 สำหรับ 96 192kHz ใน digikey stock=0
crystal 1 ตัวจบ ใช้ได้กับ 44.1kHz, 48kHz, 64kHz, 88.2 kHz, 96kHz, 192kHz ใช้ง่าย เอา บ่
-
ไปเปิดดูมาแล้วครับคุณ คุ้ม มีตั้ง 59 หน้า ดูหน้าแรกหน้าสองสาม หน้ากลาง หน้าสุดท้ายรองสุดท้าย พยายามเลือก click ดูเฉพาะรูปวงจรกับชิ้นงานที่เขาทำ โพสกันเยอะจัดจนขี้เกียจอ่าน บอกได้คำเดียวครับ บ้า โดยเฉพาะ ecdesign คนตั้งกระทู้
เห็นบอกว่า reclock แล้วมันลด jitter ไม่เห็นมีเขาวัด jitter ก่อนกลับหลังทำให้ดูเลย แสดง phase noise ก็ยังดี และควรจะแสดง configulation ในการวัดให้ดูด้วยใช้เครื่องมืออะไรต่อยังไง เอาแค่วัด eye pattern ก่อนและหลังมาให้ดูก็ยังดี
แนะนำให้เข้าไปอ่านรายละเอียดใหม่นะครับ คุณ ecdesign ไม่เคยสนับสนุนการ Reclock ครับ แกใช้วิธีอื่น และโดยมากแกจะมีผลการวัดมาแสดงด้วย ดูผ่านๆ คงจะไม่ทันเห็นนะครับ กระทู้นี้อายุ 2 ปีกว่าและมีแต่รายละเอียดทางเทคนิคครับ ถ้าดูผ่านๆ เหมือนดูกระทู้ที่นี่คงจะไม่ได้ใจความสำคัญครับ
ผมก็ไม่รู้เขาดู timming ที่ออกมาจริงๆบ้างรึเปล่า สำหรับพวกนัก reclock ทั้งหลาย โดยทั่วๆไป clock ที่ได้ออกมาก็ไม่ควรจะไปผ่านอะไรแล้ว ถ้าเอาไปผ่านวงจรที่ไม่ไช่วงจร jitter suppression ก็มีแต่จะเพิ่ม jitter
สำหรับพี่อาร์ท
ปํญหาคืองี้พี่ clock จาก SPDIF ที่เข้ารหัส bi phase มันเน่า คราวนี้เนี่ย input ที่เข้าไปวงจร PLL ของ SPDIF receiver มันก็คือ reference clock ซึ่งถ้ามันสกปรกจัด พี่ก็ต้องลด bandwidth ของ loop filter ลงน้อยสุดเท่าที่จะทำได้ลดมากไป ก็ unstable ถ้ากว้างจัด ก็รับ jitter กับ noise ไปเต็มๆ ความเฮงซวยของ CS8416 คือ ไม่รู้อะไรเลยเกี่ยวกับมัน PLL phase margin, VCO phase noise profile, และอื่นๆๆๆๆ ดังนั้นทำได้แค่ตามที่เขา recommend อย่างเดียว
IC ที่ให้มาก็ใช้ได้ครับ ผมไม่มี VCO ความถี่ต่ำๆอะครับ ผมมีก็แต่เป็น 800MHz 1700MHz แล้วก็ 2.4GHz อ้อต่ำสุดมี 11.25xxx หรือ 12.xxx อะไรนี่มั้ง ของเคียวเซร่า แงะฝาโลหะมาดูข้างในแล้วข้างในกระจอก มี crystal 1 ตัวกับวงจร transistor
IC ที่พี่ให้มา ผมแนะนำให้พี่ใช้ crytal resonator จะง่ายกว่านะครับ ใช้ VCXO แล้วเนี่ย ลำบากต้องมาจ่าย voltage นิ่งๆจ๊าบๆให้ port Vtune มันอีก หรือพี่จะใช้ PLL อีกซักชั้นละครับ เว้นแต่พี่อยากให้ปรับ clock ให้ใช้ได้กับความถี่ sampling นอกเหนือจาก 44.1kHz เช่นที่ 48kHz 96kHz 192kHz ด้วย ก็ใช้ reference ความถี่แบบปรับได้เหมือนที่พี่จะทำก็ได้ อันนี้ก็แล้วแต่ ไม่ก็ VCO ของ tent lab ก็ได้ ความน่าเชื่อถือผมไม่รู้แถมแพงเว่อ ซื้อเลยพี่ จะได้ยืม อิอิ แพงชิบเป๋ง
ว่าแต่ไอ้ CY22800 นี่มันมี function สำหรับ disable ตัว spread spectrum รึเปล่าพี่ อีกอย่างผมไม่แนะนำให้ใช้ cypress มันบอก low jitter พูดลอยๆไม่เห็นมีข้อมูลอะไรให้ดูเลย มันไม่วัดมาให้ดูผมฟันธงได้เลยว่ากระจอก อย่าได้คิดจะไปใช้ CY22800 เลยพี่ ราคาก็กะรันความกระจอกอยู่แล้วอยู่ที่ 1.9 เหรียญ
ส่วนไอ้ FS6128-07 ก็ยังโอเคกว่า
ขอบใจที่แนะนำและให้ความเห็นนะ ไอ่ disable ตัว spread spectrum นี่มันอะไรน่ะครับ ดู Datasheet แล้วไม่น่ามีนะ ของซื้อมาแล้วล่ะ ยังไงคงต้องทำออกมาฟังดูก่อนค่อยว่ากัน จริงๆ แล้วหา VCXO มาจะเอาไปทำ Second PLL ให้ SPDIF Reciver นี่แหล่ะ ตอนแรกคิดการณ์ใหญ่จะทำ Digital PLL แต่ความรู้ยังไม่ถึง ทำเอา PLL Basic มาฟังดูก่อนดีกว่า ก็คงจะทำ Bandwidth แคบๆ ใช้กับ 44.1kHz เท่านั้นก่อนน่ะ แต่กลัวมันไม่ Stable อยู่เหมือนกัน
คราวนี้ถ้าจะเอาไปใช้กับ DAC รุ่นเก่าที่มีแค่ LR clock, bit clock, data clock หรือรุ่นใหม่ที่รับ master clock พี่จัดการ timming ให้ data ซินค์ กับ LR และ bit clock ยังไงอะครับ หวังว่าพี่จะไม่เอา clock ที่ได้ออกมาไปผ่าน IC ตระกูล 74 แล้วก็ flip flop ต่อนะครับ ก็มีอย่างเดียวอยากให้พี่ระวัง อย่างที่ผมบอกไปข้างบนสุด เกิดซวยขึ้นมาเปิดวงจรขึ้นมาแต่ละครั้งปุ๊ป ขอบขาของ clock ที่ไป trick ดันทะลึ่งไปจ่ออยู่ไกล้ๆ ขอบขาของสัญญาณข้อมูลทั้งหมด (อยู่แถวช่วง jitter region) ผมกะรันตีรับรองความซวยเลยพี่ถ้าหากเล่นจ่าย clock อิสระแบบนั้น อันนี้ผมเทียบดูวงจรเก่าจาก
IC พวกนี้ถ้าพี่จะใช้ ผมแนะนำให้พี่ใช้ที่ความถี่สูงสุดเลยเช่นที่ 44.1 ก็ซัด clock 33.8688MHz เข้าไปเลย
ของผมนี่ยาวเนื่องด้วยเพราะความขี้เกียจ+ไม่มีเวลา คาดว่า DAC นรกนี่ปลายปีเสร็จเพราะค่อยไม่มีเวลาเลย ถ้าเป็นวงจร D/A ทั่วไปคงไม่ประสาทเสียขนาดนี้ ผมก็ไม่เข้าใจมันอะไรกันนักกันหนากับไอ้ jitter เนี่ย กะว่าจะไส่วงจร gen noise แถมเข้าไปด้วย
ไอ่เรื่อง timming ผิดดันไป Trig ในช่วง Transition นี่ไม่มีปัญหา เคยพลาดมาแล้ว ;D ขอบใจที่เตือนนะ d_d
-
พี่ TUBE มี clock jitter 44pS RMS ที่ 33.8688 สำหรับ 44.1kHz jitter 21pS RMS ที่ 73.728 สำหรับ 96 192kHz ใน digikey stock=0
crystal 1 ตัวจบ ใช้ได้กับ 44.1kHz, 48kHz, 64kHz, 88.2 kHz, 96kHz, 192kHz ใช้ง่าย เอา บ่
เบอร์ไรอ่ะ คงไม่ใช่ MK3722 นะ
-
ตุหรัดตุเหร่ มาเจอโดยบังเอิญ ไม่รู้ว่า the ธูป กำลังมีความคิดเล่น VCXO อยู่ วันนั้นก็ไม่ค่อยได้คุยมัวแต่แงะ วาเดีย กัน มีตัวไหนแนะนำไหมครับ จากเดิมคิดว่ามี asrc แล้วคงตัด jitter ของ digital receiver ออกจาก dac ไปแล้ว กลับอยากลองของทำ master clock ให้มันทั้งวงจร ขึ้นมาใหม่อีกซะงั้นแหละ หลังจากอ่านกระทู้นี้แล้ว
-
อ้าวเหรอพี่ แป่ววววว ไม่รู้อะครับ ไม่ได้อ่าน จริงๆผมไม่รู้ว่าเขาทำอะไรอยู่ ดูแต่รูป เอาว่าเชื่อพี่แล้วกัน
อ่า ผมไม่ได้ดู datasheet ตัวนี้ละเอียด เห็นไอ้ตัว CY22800 นี่เห็นมันเขียนว่าเป็น spread spectrum clock เลยถามพี่ไปว่ามัน disable function นี้ได้ป่าว ไปดูลวกๆ มาอีกรอบแล้ว ตัวมันเองน่าจะแค่มี option ให้ทำspread spectrum ได้ ใช้ได้พี่ โทษทีที่เข้าใจผิด แหะๆ
CY22800XXX-XXXX <-- ของพี่ลงท้ายด้วย code อะไรอะครับ เพราะตอนแรกผมดันไปโหลด datasheet แบบทั่วไปมา ก็เลย งง ว่าพี่เอามาใช้ได้ไง มันต้องอัด firmware มาให้จากโรงงาน
ม่ะช่าย MK3722 อะ ตกลงจาเอาป่าวพี่
-
ม่ะช่าย MK3722 อะ ตกลงจาเอาป่าวพี่
[/quote]
ลองตัวนึง ตามที่คุยกัน
แล้วค่อยนัดกันลองฟังแด็คฯนะครับ (กลางๆเดือนมิย.ก็คงจะดี)
เริ่มเข้าไปอ่านแบบละเอียดอีกครั้ง น่าสนใจดีมากๆ
อ่านได้ตั้ง ๒หน้าแล้วหละ เฮ่ๆๆ
-
อ่า ผมไม่ได้ดู datasheet ตัวนี้ละเอียด เห็นไอ้ตัว CY22800 นี่เห็นมันเขียนว่าเป็น spread spectrum clock เลยถามพี่ไปว่ามัน disable function นี้ได้ป่าว ไปดูลวกๆ มาอีกรอบแล้ว ตัวมันเองน่าจะแค่มี option ให้ทำspread spectrum ได้ ใช้ได้พี่ โทษทีที่เข้าใจผิด แหะๆ
CY22800XXX-XXXX <-- ของพี่ลงท้ายด้วย code อะไรอะครับ เพราะตอนแรกผมดันไปโหลด datasheet แบบทั่วไปมา ก็เลย งง ว่าพี่เอามาใช้ได้ไง มันต้องอัด firmware มาให้จากโรงงาน
ม่ะช่าย MK3722 อะ ตกลงจาเอาป่าวพี่
เอามาลองดูละกัน จะได้มีตัวเทียบกันเยอะๆ ขอบใจมากนะ ยังไงส่ง Datasheet มาให้อ่านยั่วน้ำลายก่อนก็ดีครับ จะได้คิดไว้ว่าจะใช้ยังไงดี
ส่วน CY22800 นี่ของยังฝากอยู่ที่เพื่อนครับ จำได้ว่าสั่งตัวที่ไม่ได้ Fix Ratio มานะ ตั้งใจเอามาใช้กับ Xtal 11.2896MHz ตรงๆ เลยน่ะครับ :)
-
ตุหรัดตุเหร่ มาเจอโดยบังเอิญ ไม่รู้ว่า the ธูป กำลังมีความคิดเล่น VCXO อยู่ วันนั้นก็ไม่ค่อยได้คุยมัวแต่แงะ วาเดีย กัน มีตัวไหนแนะนำไหมครับ จากเดิมคิดว่ามี asrc แล้วคงตัด jitter ของ digital receiver ออกจาก dac ไปแล้ว กลับอยากลองของทำ master clock ให้มันทั้งวงจร ขึ้นมาใหม่อีกซะงั้นแหละ หลังจากอ่านกระทู้นี้แล้ว
จริงๆ ผมอยากใช้ MK3722 ครับ แต่มันไม่มีขายที่ Mouser ก็เลยไปเลือก CY22800 มาแทนครับ สั่งมาพอแบ่งให้พี่ได้ครับถ้าพี่สนใจ ตอนนี้ผมสนใจ Config นี้อยู่ครับ คือเอา PLL มาจับ Master Clock ที่ได้จาก Digital Receiver แล้วป้อนกลับเข้าไปใน Digital Receiver ให้มันทำงานแบบ Slave Mode ครับ ใช้ได้ทั้งกับ 8412/12/16 ครับพี่ เรื่อง PLL เบื้องต้นลองศึกษาได้จากที่นี่ครับ http://members.chello.nl/~m.heijligers/DAChtml/PLL/PLL1.htm
DAC พี่ใช้ Master Clock เท่าไหร่ครับ ตอนนี้ผมมี 11.2896 กับ 16.9344 ให้ยืมไปลองได้ครับ หรือจะมาลุย CY22800 กันเลยก็ดีครับ ช่วยกันคิดช่วยกันทำ O0
-
พี่เอาที่อยู่มาซิ จะส่งไปให้
อืม ใช้เป็น slave โหมดเหรอพี่ พี่เอาไปต่อกับ CY ไงอะ
ถ้าใข้ CS เป็น slave mode ไอ้ LRclk กับ bit clk ที่ป้อนกลับเข้าไปพี่จะจัดการมันยังไง
แล้วที่ว่า เอา master clock ที่จับจาก CS มาผ่านตัว CY แล้วไอ้ master clock จาก CY พี่เอาไปใช้ที่ไหนต่อมั่ง
พี่ช่วยส่ง datasheet CY ตัวที่พี่ใช้ให้ดูหน่อยซิ ตัวนี้ป่าว 033A หรือ 035A
บอกตรงๆ งง ของพี่นี่ 1 o/p รึเปล่า หรือว่าใช้ 3 o/p fix ความถี่ออกมาเลย หรือ ... โอ้ย งง พี่ใช้ ตัวไหนอะ แล้วพี่โปรแกรมมันยังไงอะผม
งงง งง งงง พี่มี block diagram ให้ดูคร่าวๆมั๊ย
งง งง ง ง ง งง งง งง :D :D :D :D :D :D :D :D :D :D :D :D :D :D :D :D
-
อืม ใช้เป็น slave โหมดเหรอพี่ พี่เอาไปต่อกับ CY ไงอะ
ถ้าใข้ CS เป็น slave mode ไอ้ LRclk กับ bit clk ที่ป้อนกลับเข้าไปพี่จะจัดการมันยังไง
แล้วที่ว่า เอา master clock ที่จับจาก CS มาผ่านตัว CY แล้วไอ้ master clock จาก CY พี่เอาไปใช้ที่ไหนต่อมั่ง
พี่ช่วยส่ง datasheet CY ตัวที่พี่ใช้ให้ดูหน่อยซิ ตัวนี้ป่าว 033A หรือ 035A
บอกตรงๆ งง ของพี่นี่ 1 o/p รึเปล่า หรือว่าใช้ 3 o/p fix ความถี่ออกมาเลย หรือ ... โอ้ย งง พี่ใช้ ตัวไหนอะ แล้วพี่โปรแกรมมันยังไงอะผม
งงง งง งงง พี่มี block diagram ให้ดูคร่าวๆมั๊ย
งง งง ง ง ง งง งง งง :D :D :D :D :D :D :D :D :D :D :D :D :D :D :D :D
เบื้องต้นคงจะออกแบบใช้ CY เป็น Master Clock เฉยๆ ดูก่อน ถ้ามันทำงานได้ก็ค่อยเอา MCK จาก CS8412 มาเข้า PLL 74HC4046 แล้วให้ Clock จาก CY Sync กับ MCK ก็จะได้ Master Clock ที่ Sync กับ Bi-phase mark input แต่ Jitter น้อยกว่าครับ เพราะ VCXO Q สูงกว่า.... คิดว่างั้นนะ :D
แล้วเอา MCK ใหม่มาหารให้ได้ 2.8224MHz กับ 44.1kHz เป็น BCK กับ WS ตามลำดับ ไปใช้แทน BCK กับ WS ของ CS8412 ครับ ส่วนที่ถามเรื่อง CY นี่ยังไม่ได้ไปเอาของน่ะเลยไม่รู้ว่าเบอร์อะไร จำได้ว่าตอนสั่งเป็นแบบ 1X 3O/P ครับ :)
-
ตุหรัดตุเหร่ มาเจอโดยบังเอิญ ไม่รู้ว่า the ธูป กำลังมีความคิดเล่น VCXO อยู่ วันนั้นก็ไม่ค่อยได้คุยมัวแต่แงะ วาเดีย กัน มีตัวไหนแนะนำไหมครับ จากเดิมคิดว่ามี asrc แล้วคงตัด jitter ของ digital receiver ออกจาก dac ไปแล้ว กลับอยากลองของทำ master clock ให้มันทั้งวงจร ขึ้นมาใหม่อีกซะงั้นแหละ หลังจากอ่านกระทู้นี้แล้ว
จริงๆ ผมอยากใช้ MK3722 ครับ แต่มันไม่มีขายที่ Mouser ก็เลยไปเลือก CY22800 มาแทนครับ สั่งมาพอแบ่งให้พี่ได้ครับถ้าพี่สนใจ ตอนนี้ผมสนใจ Config นี้อยู่ครับ คือเอา PLL มาจับ Master Clock ที่ได้จาก Digital Receiver แล้วป้อนกลับเข้าไปใน Digital Receiver ให้มันทำงานแบบ Slave Mode ครับ ใช้ได้ทั้งกับ 8412/12/16 ครับพี่ เรื่อง PLL เบื้องต้นลองศึกษาได้จากที่นี่ครับ http://members.chello.nl/~m.heijligers/DAChtml/PLL/PLL1.htm
DAC พี่ใช้ Master Clock เท่าไหร่ครับ ตอนนี้ผมมี 11.2896 กับ 16.9344 ให้ยืมไปลองได้ครับ หรือจะมาลุย CY22800 กันเลยก็ดีครับ ช่วยกันคิดช่วยกันทำ O0
ตลาดกำลังร้อนนนนน ไม่ได้เข้าซะหลายวันหากระทู้ไม่เจอเลย :) DAC ผมตอนนี้ผมใช้ master clock เป็น 24.576 ครับ เนืองจากอยากได้ Fs_out ที่ 96 Khz เป็นแบบที่อีตา werewolf แกแนะๆไว้ว่าทั้ง interpolate ทั้ง decimate แบบ asrc เพื่อที่ตัว jitter ภาครับมาเป็นไง ตัว image Fs_out ก็ไม่เกี่ยวข้องกัน ส่วนที่ว่ากำลังทำใหม่อยู่คือแนวคิืดที่จับ master clock ที่ S/PDIF stream มาป้อนเป็น master clock ใช้ไหมครับคงขอเวลาศึกษาอีกซักพักละครับ แบบใหม่เนี่ยๆ digital แทบไม่รู้เรื่องเล้ยยยย many thank ครับความรู้ใหม่ๆ :clap
-
อย่าลืม ภาคจ่ายไฟแนวใหม่ๆ สำหรับภาคดิจิตอล ภาคมาสเตอร์คล็อก ด้วยครับทุกท่าน
ประเภท อิมพีแด้นซ์ก็ต่ำ ทำงานก็เร็ว กระแสก็แยะ น้อยซ์ก็แทบไม่มีเหลือ อยากได้แบบนี้แหละครับ ขอครับ ขอ
ขอบคุณครับ
-
ส่วนที่ว่ากำลังทำใหม่อยู่คือแนวคิืดที่จับ master clock ที่ S/PDIF stream มาป้อนเป็น master clock ใช้ไหมครับคงขอเวลาศึกษาอีกซักพักละครับ แบบใหม่เนี่ยๆ digital แทบไม่รู้เรื่องเล้ยยยย many thank ครับความรู้ใหม่ๆ :clap
ใช่ครับ เนื่องจากวงจร PLL ใน digital receiver อย่าง cs8412/14/16 ออกแบบมาให้ทำงานได้ช่วงกว้าง 32-96kHz จึงต้องอลุ่มอล่วยเรื่อง jitter ครับ ผมก็เลยสร้าง clock ขึ้นมาใหม่ตัวหนึ่งที่ jitter ต่ำและบังคับให้ clock jitter ต่ำ sync กับ clock ที่มาจาก spdif น่ะครับ ข้อจำกัดมันตอนนี้คือมันใช้กับ 44.1kHz ได้เท่านั้นครับ ตอนนี้กำลังออกแบบให้มันใช้ได้หลากหลายมากขึ้นครับ :)
-
มันเป็นข้อกำหนดมาตรฐานหรือเปล่าว่า ต้อง sync กับ Fs_in ที่ 44.1 ก็เห็นค่านี้เป็นไปแทบทุกอันเลย
-
มันเป็นข้อกำหนดมาตรฐานหรือเปล่าว่า ต้อง sync กับ Fs_in ที่ 44.1 ก็เห็นค่านี้เป็นไปแทบทุกอันเลย
ใช่ครับพี่ มันมาตั้งแต่ Format CD Audio แล้วครับที่บังคับมาที่ 44.1kHz CD Controller ก็ต้องล้อตามเพื่อ Sync ข้อมูลกันได้ และต่อเนื่องทั้ง chain มาถึง DAC เลยครับ ความถี่ต่างๆ ในระบบ CD Audio เลยต้องอยู่บนพื้นของ 44.1kHz ครับ ยกเว้นถ้าเอากระบวนการทาง Digital เช่น Interpolation มาคั่นไว้ ความถี่พื้นฐานก็เปลี่ยนค่าไปได้ครับ อย่างเช่น ASRC ที่พี่ใช้ หรือพวก Upsampling Receiver อย่าง CS8420 ครับ :)
-
ซื้อ เครื่องเล่น pioneer SACD มาแล้วนะพี่ ถูกดี แจ่ม
-
ลืมบอก ยังไม่ได้ส่งของให้เลยนะพี่ แบบว่ายุ่งมาก ไว้ weekend นี้จัดให้
-
เอาไว้พี่ขึ้นไปรับก็ได้ครับ ส่งมาช่วงนี้ก็คงยังไม่ได้เอามาทำอะไรอยู่ดีครับ ขอบใจมากนะ ;)
-
เอาไว้พี่ขึ้นไปรับก็ได้ครับ ส่งมาช่วงนี้ก็คงยังไม่ได้เอามาทำอะไรอยู่ดีครับ ขอบใจมากนะ ;)
คุณ RFlover ลูกช้างตีนดอยเหรอครับ เดาว่าน่าจะใช่แน่ๆ ยินดีที่รู้จักครับ
-
เกือบจะโดนช้างถีบลงดอยแล้วครับ ไม่ได้เข้าไปหาอาจารย์เลย งานยุ่งมาก ฮุฮุ
ยินดีที่ได้รู้จักเช่นกันครับ
-
เกือบจะโดนช้างถีบลงดอยแล้วครับ ไม่ได้เข้าไปหาอาจารย์เลย งานยุ่งมาก ฮุฮุ
ยินดีที่ได้รู้จักเช่นกันครับ
ถ้ารุ่นน้อง Mr ธูป อีกคงรุ่นน้องผมหลายปีเลย ท่าจะแก่แล้วเรา ;D
Mr.Tube เคยเล่น Sulzer-Borbely ไหมครับ ผมเอายิงเข้า anlg 1794 ผมว่าผมชอบมากกว่า Teddy นะ เสียดายดันไปทำ Teddy เข้า IV ไปซะแล้วเลยไม่ได้ลองเลยว่า Sulzer-Borbely จะ work กว่าหรือเปล่า อีกอย่าง ผมใช้ tr แทน fet ใน Teddy ผมว่ามัน Charge เข้าเร็วนะมาพร้อมๆกันเลย ไม่ต้องรอนานเหมือน Fet
-
สนใจ DAC ในเวปพี่อะ แต่เห็นราคาแล้วหนาววววว ซื้อ PCM170X ได้ตัวนึงเลย
-
สนใจ DAC ในเวปพี่อะ แต่เห็นราคาแล้วหนาววววว ซื้อ PCM170X ได้ตัวนึงเลย
ตอนนั้นทำตัวธรรมดาแล้วมันเกิดอยากได้ K grade ก็เลยหามันทุกทีเท่าไหร่ก็ยอมสู้ ไอ้คนขายมันเลยยัดเยียดมา 6 ตัวไม่เอาหมดก็ไม่ได้เลยต้องเอามาครับ ก็ได้พี่ๆน้องๆแบ่งไปหลายคนแล้วครับ ราคาเทียบกับคุณภาพที่ได้สำหรับผม ผมว่าไม่แพงนะครับ ขายไม่ออกก็เก็บไว้เป็นอะไหล่เอามาทำอะไรเล่นต่อก็ได้ครับ ;D ของที่ผมขายคือของที่ผมตั้งใจซื้อมาเล่นเอง แล้วก็ตั้งขายไว้ด้วย ก็ไหนๆเราก็สั่งของอยู่แล้วก็เลยสั่งเผื่อคนอื่นที่อยากเล่นของเหมือนๆเราไปด้วยเลย ถ้าขายไม่ออกผมก็เอาไว้เล่นเอง Concept ร้านผมเป็นแบบนี้อ่ะครับ ขอชี้แจงไปด้วยเลยว่ากำไร หน่ะมีอยู่แล้ว แต่ก็ไม่ได้บวกกำไรมากมายอะไรอย่าลืมว่าสินค้ามันมีต้นทุนค่าขนส่ง ค่าภาษีด้วย บอกตรงๆ ถ้าทำเฉพาะขายของบนเว็บผมไม่พอกินแน่ๆ รายได้หลักมาจากงานประจำของผมส่วนหน้าร้านออนไลน์ หน่ะ เป็นข้ออ้างเอาไว้อ้างกับเมีย เวลาซื้อของมาเล่นเองก็บอกเอามาขาย ;D ;D ;D แฮะๆๆๆ ออกนอกเรื่องละ กลับมาเรื่อง digital ต่อเถอะ
-
มีเยอะมั๊ยครับยังสนใจอยู่ครับพี่ เอา 1 ตัว
รู้สึกเราจะประสบปัญหาเดียวกันนะครับ สงสัยผมต้องยืมมุกพี่ไปใช้แล้ว ไอเดียดีมาก